STMicroelectronics vacancy search engine

STAGE BAC+4/5 : Design analogue RF M/F


Vacancy details

General information

Reference

2021-17334  

Job level

30 - Graduate Entry Level

Position description

Posting title

STAGE BAC+4/5 : Design analogue RF M/F

Regular/Temporary

Temporary

Contract duration (nb of months)

6

Job description

POURQUOI NOUS REJOINDRE

Le groupe produit Microcontrollers & Digital ICs (MDG) participe à la réalisation de nombreux objectifs stratégiques de STMicroelectronics en matière d'équipements électroniques industriels, électroniques personnels et de communication. MDG représentent environ un tiers des activités de STMicroelectronics. Composé de 3 000 salariés (principalement des équipes de la R&D en France) et répartis dans 40 pays.

NOTRE COLLABORATION

Vous serez rattaché.e à la division MDG HSI. La mission de l’équipe : ”High Speed Interface” (HSI) est de développer les IPs de transmission et de réception de données très haut débit sur filaire (i.e. IPs SerDes). Ces IPs SerDes sont intégrés dans de nombreux circuits (SoC) fabriqués par STMicroelectronics. Nous développons les IPs SerDes pour les produits grand-public SATA (jusqu’à 6Gb/s), PCI Express (jusqu’à 8Gb/s) et USB3.1 (jusqu’à 10Gb/s), les applications satellites (jusqu’à 28Gb/s) et les circuits spécifiques pour les centres données (56Gb/s et 112Gb/s).

L’équipe, d’une trentaine de personnes basée à Grenoble, inclus toutes les compétences requises pour emmener en production les IPs SerDes (spécification et modélisation des architectures, conception analogique & numérique de circuits intégrés, laboratoire de validation & de caractérisation électrique). L’équipe de Grenoble travaille en forte collaboration avec son équipe homologue basée à Milan (Italie).

HSI Grenoble propose un stage BAC+4/5 au sein de son équipe Design Analog dans le cadre d'un projet de lien série  USB4 à 10Gb/s en 28FDSOI. L'objectif de ce stage est de trouver une solution design sur un seul étage de boost pour compenser une attenuation de 9dB. La solution pourrait être intégrée dans un produit. 

Le stage proposé a pour missions principales:

  • Recherche bibliographique sur l'état de l'art des CTLE.
  • Recherche d'un design permettant de compenser un canal de 9 dB sur 2 fréquences.
  • Design et simulation d'un étage de boost en technologie cml.
  • Design et simulation de la chaine linéaire en 10 à 20Gb/s (voire 40Gb/s). 

Profile

VOTRE PROFIL

Vous êtes actuellement en dernière année d'école d'ingénieurs ou Master 2 en électronique.

Vous êtes intéressé.e par l’électronique analogique, et également par l’automatique ou le traitement du signal.

Vous êtes une personne dynamique, curieuse et vous faites preuve de rigueur, d’une bonne capacité d’adaptation et d'un bon relationnel pour travailler en équipe.

Rejoignez notre équipe !

Position location

Job location

Europe, France, Grenoble

Candidate criteria

Education level required

5 - Master degree

Experience level required

Less than 2 years

Languages

  • English (1- Basic)
  • French (1- Basic)

Requester

Desired start date

01/02/2022